로그인 회원가입 고객센터
레포트자기소개서방송통신서식공모전취업정보
카테고리
카테고리
카테고리
카테고리
campusplus
세일즈코너배너
자료등록배너

고성능·저가격 CMOS소자 개발


카테고리 : 레포트 > 기타
파일이름 :2003032.jpg
문서분량 : 1 page 등록인 : etnews
문서뷰어 : 뷰어없음 등록/수정일 : 03.03.25 / 03.03.25
구매평가 : 다운로드수 : 0
판매가격 : 300

미리보기

같은분야 연관자료
보고서설명
고성능·저가격 CMOS소자 개발
본문일부/목차
값싼 벌크실리콘 기판으로도 이중게이트소자를 만들 수 있는 기술이 개발됐다.
 21세기 프런티어사업단인 테라급나노소자개발사업단의 과제를 수행 중인 경북대 이종호 교수팀은 삼성전자의 지원을 받아 집적도 및 성능 면에서 기존 소자에 비해 우수한 40㎚급 이중 게이트 CMOS소자를 값싼 벌크실리콘 웨이퍼상에 구현하는 데 성공했다고 25일 밝혔다.
 이에 따라 기존 CMOS소자에 비해 성능은 뛰어나면서 SOI(Silicon On Insulator) 웨이퍼의 3분의 1 가격으로 이중게이트소자를 만들 수 있는 길이 열렸다.
 이번에 구현된 소자는 같은 면적의 기존 CMOS소자에 비해 동일한 전압조건에서 약 2배의 전류를 보이면서 온오프 특성과 짧은 채널 특성을 보여 기존 소자에 비해 상대적으로 우수하다. 또 기판 바이어스에 따른 문턱전압의 변화가 없으며 기판전류가 수십 배 줄어든 고성능을 보였다. 이 기술은 기존 CMOS의 기술적 한계를 극복할 수 있는 기술로 각광받고 있다.
 이번 연구로 SOI 기판보다 가격이 싼 벌크실리콘 웨이퍼에서 이중게이트소자를 40㎚급까지 구현해 고속집적회로뿐만 아니라 메모리기술에도 적용할 수 있을 전망이다. 특히 기존 표준 CMOS 공정을 그대로 이용할 수 있어 생산라인 구축비용도 절감할 수 있다고 연구팀은 밝혔다.
 이중게이트 CMOS소자기술은 향후 4∼20년 사이에 적용, D램이나 S램 등 메모리소자와 SOC나 CPU 등 로직칩을 생산하는 데 사용될 것이라고 연구팀은 덧붙였다.
 연구팀은 앞으로 구조를 개선하고 15∼50㎚급 소자기술도 개발할 예정이다.
 이번 연구결과는 나노미스2003(미국·2003년 2월)·반도체학술대회(한국·2003년 2월)·심포지엄 on VLSI테크놀로지(일본·2003년 6월) 등에서 발표됐거나 발표할 예정이며 국내특허 3건, 국제특허 5건을 출원했다.
 한편 기존 CMOS소자는 구조적으로 크기를 작게 할 수 없지만 수직으로 형성된 채널 양쪽에 게이트를 형성할 수 있는 이중게이트소자는 초소형화할 수 있다.
 <권상희기자 shkwon@etnews.co.kr>
연관검색어
고성능·저가격 CMOS소자 개발

구매평가

구매평가 기록이 없습니다
보상규정 및 환불정책
· 해피레포트는 다운로드 받은 파일에 문제가 있을 경우(손상된 파일/설명과 다른자료/중복자료 등) 1주일이내 환불요청 시
환불(재충전) 해드립니다.  (단, 단순 변심 및 실수로 인한 환불은 되지 않습니다.)
· 파일이 열리지 않거나 브라우저 오류로 인해 다운이 되지 않으면 고객센터로 문의바랍니다.
· 다운로드 받은 파일은 참고자료로 이용하셔야 하며,자료의 활용에 대한 모든 책임은 다운로드 받은 회원님에게 있습니다.

저작권안내

보고서 내용중의 의견 및 입장은 당사와 무관하며, 그 내용의 진위여부도 당사는 보증하지 않습니다.
보고서의 저작권 및 모든 법적 책임은 등록인에게 있으며, 무단전재 및 재배포를 금합니다.
저작권 문제 발생시 원저작권자의 입장에서 해결해드리고 있습니다. 저작권침해신고 바로가기

 

하계계절시험바로가기 핵심요약노트바로가기 thinkuniv 캠퍼스플러스